Responsibilities
- Responsible for implementation of ultra-high performance and low power data processing chip
- Work with RTL designers to achieve PPA goals and suggest appropriate tradeoffs
- Floor-planning, experimenting with placement and routing techniques for better PPA
- Do timing closure for very high frequency designs with possible hand placement of logic when needed
- Help define low latency/low skew clock tree methodology/design
- Help define appropriate power grid structures to meet EM/IR goals
- Scripting and automating flows to improve turn-around times
Qualifications
- Member of core team responsible for the crafting and timely delivery of PD partitions
- Strong communication and interpersonal skills required to work with our global design team
- Successful track record of mentoring junior engineers and interns a plus
- More than 5 years of experience in high performance semiconductor designs
- Verilog knowledge and an understanding of ASIC design flow
- Expertise in logic synthesis, prototyping, timing analysis, floor-planning
- Expertise in flow automation (Perl, Tcl, Python) and understanding of full PD methodology
- Experience with Innovus on 7nm or lower technology nodes
- A background in computer architecture is desirable
- The ability to learn new technologies and apply that knowledge quickly
- aProven track record demonstrating the ability to meet project milestones and deadlines
- BS or MS Degree in Electrical Engineering or Computer Science
- Familiarity with basic synthesizable RTL designs (flops, fifos Clock domain crossing) is a plus.
- Strong familiarity with any of these protocols: PCie, Ethernet (100G and above), DDR4.
- Ability to create regression scripts to run individual and batch jobs on grid.
Compensation Range
The base salary range is $150 000 to $300 000. Your salary will be determined based on your experience and specific skillset.
You will also be eligible for equity and benefits.
By sending us your application e-mail, you confirm that you have read, understand and accept the content of the Privacy Notice and consent to the processing of your data as part of this application.
O společnosti Tachyum
Společnost Tachyum přináší změnu na trhy umělé inteligence (AI), vysokovýkonných výpočtů (HPC) a veřejných i soukromých datových center se svým vlajkovým produktem, který nedávno představila na trhu. Prodigy, první univerzální procesor na světě, spojuje funkce CPU, GPU a TPU do jediného procesoru, který poskytuje špičkový výkon při nejnižších nákladech a spotřebě energie pro speciální i univerzální výpočty. Nasazení čipů Prodigy v hyperškálových datových centrech umožní, aby všechny AI, HPC i univerzální aplikace běžely na jedné hardwarové infrastruktuře, což společnostem ušetří miliardy dolarů ročně. Jelikož datová centra v současnosti spotřebovávají více než čtyři procenta elektřiny planety, a předpokládá se, že do roku 2030 to bude 10%, procesor Prodigy s ultranízkou spotřebou je velmi důležitý, chceme-li pokračovat ve zdvojnásobování kapacity datových center každé čtyři roky.
Společnost Tachyum, kterou založil jako spoluzakladatel Dr. Radoslav Danilák, vybuduje v EU s čipy Prodigy nejrychlejší superpočítač na světě s výkonem 128 AI exaflopů (128 miliard miliard operací) za sekundu. Společnost Tachyum má pracoviště v USA a na Slovensku.